Freelance · FPGA & Embedded Systems

Maksim Dill
Engineer

M.Sc. Electrical Engineering. Über 6 Jahre Erfahrung in Defence und Telekommunikation.

VHDL / Verilog 5G NR · O-RAN RF · DSP Xilinx · Intel Altera C / C++ · Python Embedded Linux
Profil
Maksim Dill
Erfahrung6+ Jahre
AbschlussM.Sc. EE
StandortDeutschland

FPGA-Entwicklung für anspruchsvolle Anwendungen

Spezialisiert auf FPGA-SoC-Entwicklung in VHDL und C auf Intel- und AMD/Xilinx-Plattformen. Tiefes Know-how in 5G New Radio, O-RAN Fronthaul, RF-Systemen und digitaler Signalverarbeitung.

Freiberuflich tätig als Kleinunternehmen in Deutschland. Projekterfahrung aus Defence, 6G-Forschung und Cybersecurity.

Berufserfahrung6+ Jahre
AbschlussM.Sc. EE
HochschuleTU Berlin
PlattformenXilinx · Altera
StandortDeutschland
Expertise

Technische Kompetenzen

HDL & FPGA

  • VHDL, (System)Verilog
  • Xilinx Vivado — Kintex, Virtex
  • Intel Quartus — Arria10, Stratix10, Agilex7
  • AXI4, Avalon, AMBA
  • DDR4 RAM Interface
  • DSPBA Builder
📡

5G · RF · DSP

  • 5G New Radio (NR)
  • O-RAN Fronthaul
  • 10G / 25G Ethernet, SFP+
  • RF & HF-Messtechnik
  • Digitale Signalverarbeitung
  • FFT, FIR, CFAR, Doppler
🖥️

Embedded & Systems

  • ARM Cortex, Nios II
  • Yocto Linux, u-boot
  • FreeRTOS, Bare Metal
  • Kernel-Treiberentwicklung
  • PCB-Design (Eagle)
  • USB, SPI, I2C, UART, LVDS
💻

Programmierung

  • C / C++
  • Python
  • MATLAB
  • Linux Bash, Tcl
🔬

Verifikation & Test

  • VUnit, cocotb
  • ModelSim, Riviera-Pro
  • Jenkins CI, GitLab CI
  • Wireshark
🛠️

DevOps & Tools

  • Git, GitLab, GitHub, SVN
  • Docker, Buildroot
  • PROXMOX
  • JIRA, Scrum
Berufserfahrung

Stationen

2025 – heute Freelance
FPGA Entwickler
Dekimo / FN Herstal

Entwicklung FPGA-basierter Videodatenverarbeitungsketten. Automatisierung von Build-, Test- und Integrationsabläufen.

VHDLVivadoVideo InterfacesPythonTcl
2022 – 2025 Angestellt
FPGA Entwickler
TU Berlin — 6G-RIC

O-RAN Fronthaul mit DDR4 auf Arria10/Agilex7 SoC für 10G/25G. Custom Embedded Linux (Yocto). Kernel-Treiberentwicklung für AXI/Avalon.

5G NRO-RANArria10Agilex7Yocto10G/25G
2021 – 2022 Angestellt
FPGA Entwickler
Rohde & Schwarz Cybersecurity

Optimierung 10G-MAC-Filter über AXI. Python-Testsystem mit Jenkins CI-Automatisierung.

10G MACAXIPythonJenkins
2019 – 2021 Angestellt
FPGA Entwickler
Hensoldt Sensors

Radarsignalverarbeitung (FFT, FIR, CFAR, Doppler) in VHDL Fixed-Point auf Intel Stratix10. ARM–FPGA-Kommunikation über AXI4/DDR4.

Radar DSPStratix10Fixed-PointAXI4MATLAB
2016 – 2019 Werkstudent
FPGA Entwickler
TU Berlin

FPGA-Interface auf Nios II, PCB-Layout mit Eagle, Matrix-Inverse auf FPGA mit DSPBA Builder.

Nios IIFreeRTOSPCB Eagle
Ausbildung & Zertifikate

Qualifikationen

Abschluss
M.Sc. Informatik
Technische Universität Berlin
2018 – 2019 · Note 1,6
Abschluss
B.Sc. Informatik
Technische Universität Berlin
2011 – 2018 · Note 2,8
Zertifikate
Xilinx Vivado Training
Stratix 10 Training
Simulation mit VHDL
PLC2 · El Camino
Kontakt

Projekt anfragen

Verfügbar für FPGA-Freelance-Projekte in Defence, Telekommunikation und 5G/6G.

Standort Deutschland
Sprachen Deutsch · Englisch